Description
- Configuration : 3 canaux high-side + 3 canaux low-side indépendants
- Tension bootstrap haute : jusqu’à 600 V maximum
- Plage de tension d’alimentation VCC(et VBS) : 10 V à 20 V
- Courant de sortie de pic :
- Source (IO+) : typiquement 160–200 mA, max 250 mA sur certains modèles
- Sink (IO–) : typiquement 360–420 mA, max 500 mA
- Tension logique d’entrée : compatible CMOS/LSTTL, logique basses à 2.5 V, VIL=0.8 V, VIH=2.2 V
- Temps de commutation typiques :
- Rise : ~80 ns
- Fall : ~40 ns
- Propagation delay : TON ≈ 1.3 µs, TOFF ≈ 0.6 µs
- Dead-time typique : ~700 ns
- Protection UVLO (undervoltage lockout) sur VCC et VBS
- Protection : shut‑down sur sur‑courant, signal fault open-drain
- Tolérance d’impulsions négatives : immunisé au dV/dt négatif
- Plage de température de fonctionnement : –40 °C à +150 °C (température jonction)
- Boîtier : PLCC à 44 broches (ou variantes DIP/SOIC)