Circuit Logique Programmable « PEEL18CV8P » DIP-20

Description

  • Type : PLD (Programmable Logic Device), CMOS.
  • Architecture : 18 broches d’entrées/sorties programmables (compatibles avec PAL/GAL).
  • Nombre de macrocells : 8 (chacune pouvant être configurée en registre ou en combinatoire).
  • Technologie de programmation : EPROM effaçable électriquement (reprogrammable).
  • Entrées : jusqu’à 10 entrées logiques (partagées avec les I/O).
  • Sorties : 8 sorties enregistrables (D-flip-flop) ou combinatoires.
  • Compatibilité : Remplaçant direct des PAL16V8 et GAL16V8.
  • Temps de propagation (tpd) : 7,5 ns à 15 ns
  • Tension d’alimentation : 5 V ±10 %.
  • Consommation : CMOS, faible consommation par rapport aux GAL bipolaires.
  • Boîtier courant : DIP-20